并行片上网络仿真器ParaNSim的设计及性能分析
2012-04-29唐轶轩吴俊敏陈国良朱小东胡蝶
西安交通大学学报 2012年2期
唐轶轩 吴俊敏 陈国良 朱小东 胡蝶
摘要:为了减少使用仿真器对片上网络的性能、结构等进行仿真的时间,提高仿真效率,利用当代计算机的并行计算能力,设计并实现了一个并行片上网络仿真器ParaNSim该仿真器可配置拓扑、路由算法以及虚通道等参数,既可以作为独立的仿真器使用,也可以作为一个子模块嵌入其他仿真器(如Multi2Sim)中;经过实验验证,其并行仿真能达到的加速比平均约为210%,最大加速比可达250%,因此它能有效地减少仿真时间,为大规模片上网络的仿真提供支持。