FLIR借助MATLAB的HDL代码自动生成技术加速热成像FPGA的开发
2012-03-31
电信科学 2012年9期
2012年9月6日,MathWorks宣布,FLIR Systems通过使用MATLAB和HDL Coder,将热成像FPGA开发过程中从概念的形成到构建可在现场测试的原型的时间缩短了60%。通过使用MATLAB来设计、仿真和评估算法,并使用HDL Coder在FPGA上快速实现最佳算法,FLIR成功加快了开发进程,仅用数小时便强化原有功能并将代码重新用于原型设计和生产,而不必耗费数周的时间。
借助MATLAB和HDL Coder,FLIR的算法工程师可以自行生成FPGA原型,无需为可能并不完全了解相应算法的硬件工程师提供书面说明文档。这种新的热成像算法开发工作流程还可消除将算法手动转换成HDL的过程中容易出错的步骤,使开发人员有更多的时间来更多地尝试设计迭代。这样,FLIR算法工程师就能够探索各种不同的设计方案,从而对最终原型充满信心,并将代码重新用于生产。
FLIR Systems的图像处理技术经理Nicholas Hogasten表示:“借助MATLAB和HDL Coder,我们能够更快地对市场需求做出响应。现在我们之所以能够坦然应对各种变局,原因在于我们可在数周内将新的创意引入具有实时性能的硬件原型上。工程设计过程有了更多乐趣,工作满意度和客户满意度也因此得到提升。”
MathWorks的HDL技术市场经理Sudhir Sharma指出:“为了快速准确地开发FPGA,算法工程师们需要一个有利的环境来促成从理念到实现的迭代设计过程。现在,借助HDL Coder,算法工程师们只需遵循由按钮构成的工作流程,即可在FPGA上对其MATLAB和 Simulink算法进行原型设计和验证。”