APP下载

最低功率、16位、80 Ms/s ADC降低数据转换系统的噪声

2010-04-04

电子设计工程 2010年5期
关键词:极性功耗时钟

凌力尔特公司(Linear Technology Corporation)推出低功率、16位、无漏码、80 Ms/s模数转换器(ADC)LTC2259-16,其功耗仅为89 mW,尚不及同类竞争16位解决方案的一半。LTC2259-16为现有的14位低功率LTC2259-14 ADC系列提供了一种引脚兼容的升级,是具双倍数据速率(DDR)CMOS/LVDS输出的单通道16位ADC中功耗最低的一款。除了功率显著降低之外,LTC2259-16还拥有两个旨在抑制数字反馈的有用特点,包括交替位极性(ABP)模式和一个数字输出随机函数发生器。这些特点与低功率相组合,简化了众多应用中采用高速ADC所进行的设计工作,包括HD广播摄像机、IMO雷达、以太网测试仪、便携式测试和仪表、软件定义无线电及蜂窝基站。

当来自ADC输出的能量回馈耦合至模拟电路部分时,数字反馈将出现,从而引起干扰。这种干扰在噪声层中表现为异常的整形,而在ADC输出频谱中则表现为寄生噪声。最坏的情况出现在中间标度(这里,所有的输出正在从“1”变至“0”或从“0”变至“1”),将产生回馈耦合至输入端的大接地电流。

为了消除这种影响,LTC2259-16的专有交替位极性模式在输出缓冲器之前将所有的奇数位反转,以使“1”和“0”变换的数目相等。这种方法有效地消除了会对数字反馈产生影响的大接地平面电流。除了交替位极性模式之外,该器件还提供了一个可任选的数据输出随机函数发生器,用于抑制来自数字输出的干扰。该随机函数发生器负责对数字输出进行去相关处理,以降低回馈耦合至ADC输入中的重复码型在输出频谱中引发无用音调的可能性。上述两种数字反馈抑制方法均使无寄生动态范围(SFDR)性能改善10 dB至15 dB。

LTC2259-16采用一个1.8 V的低电压模拟工作电源,在基带上提供了73.1 dB的信噪比(SNR)性能和88 dB的SFDR。0.17 psRMS的超低抖动实现了IF频率的欠采样以及卓越的噪声性能。LTC6406是推荐用于保持LTC2259-16之AC性能的轨至轨ADC驱动器。

LTC2259-16的数字输出可被设定为全速率CMOS、DDR CMOS或DDR LVDS。双倍数据速率数字输出允许在时钟的上升沿和下降沿上传输数据,从而将所需的数据线数目减少了一半。一个单独的输出电源提供了1.2 V至1.8 V的CMOS输出摆幅。

LTC2259-16采用6 mm×6 mm QFN封装,内置一个时钟占空比稳定器电路,以便于实现非50%的时钟占空比、可编程数字输出定时、可编程LVDS输出电流和任选的LVDS输出终端。这些特点组合起来,以使ADC与数字接收器之间的数据传输变得更加灵活。

LTC2259-16属于一个引脚兼容的14位和12位ADC系列,采样率范围为25 Ms/s至150 Ms/s,功耗为35 mW至149 mW。

咨询编号:2010051005

猜你喜欢

极性功耗时钟
基于任务映射的暗硅芯片功耗预算方法
别样的“时钟”
古代的时钟
跟踪导练(四)
揭开GPU功耗的面纱
有趣的时钟
数字电路功耗的分析及优化
时钟会开“花”
表用无极性RS485应用技术探讨
一种新型的双极性脉冲电流源