MAX+plusⅡ原理图输入设计法简介
2005-04-29李文彬杨孟祥
电子世界 2005年6期
李文彬 杨孟祥
MAX+plusⅡ可编程逻辑开发软件是Altera公司为其FPGA/CPLD芯片设计的集成化开发工具,设计者不需要精通器件内部的复杂结构,可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,把设计自动换成最终所需的格式。其设计速度非常快,对于一般几千门的电路设计,使用该软件,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内完成。特别是在原理图输入等方面被认为是易使用、人机界面友善的开发软件,特别适合初学者使用。