全国大学生电子设计竞赛一等奖简易逻辑分析仪(D题)
2004-07-27黄任杨芳芳张万能
电子世界 2004年6期
黄 任 杨芳芳 张万能
摘要本系统采用高速单片机AVRATmega16和FPGA Altera Flexl0K10作为系统的核心,由数据采集模块、控制模块、示波器显示模块、掉电存储模块、键盘、LCD显示、RS232打印机接口等模块组成。该系统实现了任意路数(最多8路)、任意级数(最多3级)数字信号的触发,存储深度2K bits/通道(触发前512bits,触发后1536bits,),可在示波器(XY模式下)及LCT上显示波形并通过微型打印机打印出任意一屏的波形。此外,系统使用串行DataFlash AT451,可存储256个用户波形。